# Manejo del Interval Timer Core en el procesador NIOS II

Por: Kalun José Lau Gan 2021

1

## Aspectos generales del módulo Interval Timer Core

- Temporizador con resolución configurable entre 32 bit y 64 bit.
- De cuenta descendente.
- Cuando la cuenta llega a cero puede generar una interrupción al NIOS II.
- El periodo de temporizado (timeout) se define en Qsys (configuración del módulo) o en programa de usuario.
- Se puede cargar una cuenta inicial.
- Se puede leer la cuenta actual.

#### Referencias:

- Intel (ex. Altera), "Embedded Peripherals IP User Guide", ug\_embedded\_ip.pdf
  - https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literat ure/ug/ug\_embedded\_ip.pdf
- Intel (ex. Altera), "Nios II Software Developer's Handbook", n2sw nii5v2.pdf
  - https://www.intel.com/content/dam/www/programmable/us/en/pdfs/literat ure/hb/nios2/n2sw\_nii5v2gen2.pdf

3

# Diagrama de bloques del Interval Timer Core

- Cada uno de los registros es de 16 bits de ancho
- El módulo posee un set de 6 registros (modo 32 bits) o un set de 10 registros (modo 64 bits)
  - Un registro de estado (status)
  - Un registro de control
  - Registros para el ingreso del periodo (2 para modo 32 bits y 4 para modo 64 bits)
  - Registros para la captura de la cuenta actual (2 para modo 32 bits y 4 para modo 64 bits)



# Detalle de los registro del timer

| Offset | Name    | R/W | Description of Bits               |  |   |      |       |      |     |  |
|--------|---------|-----|-----------------------------------|--|---|------|-------|------|-----|--|
|        |         |     | 15                                |  | 4 | 3    | 2     | 4    | 0   |  |
| 0      | status  | RW  | (1)                               |  |   |      | RUN   | TO   |     |  |
| 1      | control | RW  | (1)                               |  |   | STOP | START | CONT | ITO |  |
| 2      | periodl | RW  | Timeout Period – 1 (bits [15:0])  |  |   |      |       |      |     |  |
| 3      | periodh | RW  | Timeout Period – 1 (bits [31:16]) |  |   |      |       |      |     |  |
| 4      | snapl   | RW  | Counter Snapshot (bits [15:0])    |  |   |      |       |      |     |  |
| 5      | snaph   | RW  | Counter Snapshot (bits [31:16])   |  |   |      |       |      |     |  |

5

# Detalle de los registro del timer

| Bit | Name      | R/W/C | Description                                                                                                                                                                                                                                                                                                                                                                                                                              |  |  |
|-----|-----------|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 0   | TO        | RC    | The TO (timeout) bit is set to 1 when the internal counter reaches zero. Once set by a timeout event, the TO bit stays set until explicitly cleared by a master peripheral. Write zero to the status register to clear the TO bit.                                                                                                                                                                                                       |  |  |
| 1   | RUN       | R     | The RUN bit reads as 1 when the internal counter is running; otherwise this bit reads as 0. The RUN bit is not changed by a write operation to the status register.                                                                                                                                                                                                                                                                      |  |  |
| 0   | ITO       | RW    | If the ITO bit is 1, the interval timer core generates an IRQ when the status register's TO bit is 1. When the ITO bit is 0, the timer does not generate IRQs.                                                                                                                                                                                                                                                                           |  |  |
| 1   | CONT      | RW    | The CONT (continuous) bit determines how the internal counter behaves when it reaches zero. If the CONT bit is 1, the counter runs continuously until it is stopped by the STOP bit. If CONT is 0, the counter stops after it reaches zero. When the counter reaches zero, it reloads with the value stored in the period registers, regardless of the CONT bit.                                                                         |  |  |
| 2   | START (1) | w     | Writing a 1 to the START bit starts the internal counter running (counting down). The START bit is an event bit that enables the counter when a write operation is performed. If the timer is stopped, writing a 1 to the START bit causes the timer to restart counting from the number currently stored in its counter. If the timer is already running, writing a 1 to START has no effect. Writing 0 to the START bit has no effect. |  |  |
| 3   | STOP (1)  | w     | Writing a 1 to the STOP bit stops the internal counter. The STOP bit is an event bit that causes the counter to stop when a write operation is performed. If the timer is already stopped, writing a 1 to STOP has no effect. Writing a 0 to the stop bit has no effect.                                                                                                                                                                 |  |  |
|     |           |       | If the timer hardware is configured with Start/Stop control bits off, writing the STOP bit has no effect.                                                                                                                                                                                                                                                                                                                                |  |  |

# Detalle de los registros del timer

#### • Registros period\_n

- Se especifican en ellos el periodo de temporizado
- Dependiendo de la resolución especificada, se tendrán dos registros en 32 bits y cuatro registros en 64 bits
- El valor a introducirse en los registros period n:
  - $period_n = periodo_a\_temporizar * freq\_osc 1$
  - freq\_osc viene a ser el valor del cristal que alimenta al procesador NIOSII (línea clk)

#### • Registros snap n

- Para obtener el valor de la cuenta en dicho instante
- Se hace un proceso de escritura a uno de los registros snap\_n, dicha acción hará que la cuenta se copie en los registros snap\_n

7

# Ventana de instanciación del Interval Timer Core en Qsys:



### Ejemplo: Generar una onda cuadrada de 10% de duty cycle a través de PIO.0 y empleando el módulo Interval Timer Core



- PIO de 8 bits en modo entrada en la dirección 0x5000
- PIO de 8 bits en modo salida en la dirección 0x4000
- Timer de 32 bits con 125ms de timeout, carrera contínua y en la dirección 0x6000

9

## Ejemplo: Generar una onda cuadrada de 10% de duty cycle a través de PIO.0 y empleando el módulo Interval Timer Core

- Se esta preguntando constantemente (polling) a TO si es que es uno (si cuenta llegó a cero).
- La bandera TO debe de ser colocada a cero cuando ocurra el evento de cuenta=0.
- Para este ejemplo el timer se ha configurado en el Qsys para que no haya control de inicio/parada (carrera contínua).

# Configuración de la interrupción del Timer

- El módulo Timer puede generar interrupción cuando haga timeout.
- En el QSys se deberá asignar un IRQ al módulo Timer
- Si llega a timeout se levanta la bandera TO y si se habilita previamente el ITO, el Timer enviará una señal de interrupción al procesador NIOSII
- Si activamos la interrupción ya no será necesario estar preguntando constantemente (polling) si TO = 1, se esperaría el evento de interrupción.
- Con esto el CPU puede dedicarse a hacer otra tarea cuando exista la eventualidad (el timeout del Timer en este caso) atenderla.

11

## Ejemplo: Generar una señal de PWM a 100Hz y de 5% de Duty Cycle empleando el módulo Timer y su interrupción por timeout

```
l#include "system.h"
2#include "sys/alt_irq.h" // interrupt
3#include "sys/alt_stdio.h"
4#include "altera_avalon_pio_regs.h"
5#include "altera_avalon_timer_regs.h"
                                                                                                                                                     // Repuesta a la interrupción, bajando bandera TO IOWR ALTERA AVALON TIMER STATUS(0x6000, ~ ALTERA_AVALON_TIMER_STATUS_TO_MSK); // TO = 0
  unsigned int timer_isr_context; // define global variable to sto
 9void Timer_Initial(void);
0void Timer_ISR(void* isr_context);
                                                                                                                                                             // Código para la rutina de interrupción
if ((IORD_ALTERA_AVALON_PIO_DATA(0x4000) & 0x01) == 1){
    TOWR_ALTERA_AVALON_PIO_DATA(0x4000, 0x001);
    IOWR_ALTERA_AVALON_TIMER_PERIODH(0x6000, 0x0007);
    IOWR_ALTERA_AVALON_TIMER_PERIODH(0x6000, 0x3F78);
                                                                                                                                                                                                                                                                                          //Pregunto si PIO.0 =
//Mando PIO.0 a 0
    alt_putstr("Hola del NIOSII ahi tryout 8!\n");
Timer_Initial();
while(1){
                                                                                                                                                                                                                                                                                          //Periodo 0.5ms
              //Rutina principal, sin uso
                                                                                                                                                                       IOWR_ALTERA_AVALON_PIO_DATA(0x4000, 0x01);
IOWR_ALTERA_AVALON_TIMER_PERIODH(0x6000, 0x0000);
IOWR_ALTERA_AVALON_TIMER_PERIODL(0x6000, 0x61A7);
                                                                                                                                                                                                                                                                                          //Mando PIO.0 a 1
                                                                                                                                                                                                                                                                                          //Periodo 9.5ms
//Freq 100Hz 5%DC
  // Inicialización de la interrupción del Timer
void Timer_Initial(void)
    void* isr_context_ptr = (void*) & timer_isr_context;
IOWR_ALTERA_AVALON_TIMER_PERIODH(0x6000, 0x0003);
IOWR_ALTERA_AVALON_TIMER_PERIODL(0x6000, 0x008F);
IOWR_ALTERA_AVALON_TIMER_CONTROL(0x0000,
ALTERA_AVALON_TIMER_CONTEXT_CONT_MSK | // START = 1
ALTERA_AVALON_TIMER_CONTROL_CONT_MSK | // CONT = 1
ALTERA_AVALON_TIMER_CONTROL_CONT_MSK | // ITO = 1
                                                                                                                                  //periodo inicial de temporizacion
                                                                                                                                  //configuracion del Timer
```

Ejemplo: Generar una señal de PWM a 100Hz y de 5% de Duty Cycle empleando el módulo Timer y su interrupción por timeout



13